MIPS推出業界首款完全可合成的32位處理器內核

MIPS科技日前宣佈,推出下一代基於創新嵌入式微架構的處理器內核系列。MIPS32 74K內核是業界第一款完全可合成的32位處理器,能在TSMC 65nm工藝實現超過1 GHz的工作頻率。MIPS長期授權商Broadcom公司已於1月份率先獲得了74K內核授權,以繼續推動其下一代面向商業、消費者和服務提供商市場的解決方案。
MIPS-Verified 74K內核是為數字和互聯家庭的量產應用專門設計的,包括DTV、機頂盒、下一代DVD播放器/刻錄機、寬帶接入、PON、住宅網關和VoIP等所有MIPS佔主導地位的市場。74K內核系列能與普通標準單元、存儲器和 EDA設計流程兼容,無需額外的物理IP或昂貴的結構化邏輯和定製設計流程。該處理器系列是為提供超強性能水平和滿足今天複雜的SoC設計對尺寸和功率要求而優化設計的。
Linley Group首席分析師Linley Gwennap表示:「74K內核系列採用了之前從未在可合成內核中應用過的先進微架構技術,為授權設計提供了新的性能水平。MIPS能夠在提供高性能的同時優化尺寸和成本,為SoC設計師提供滿足下一代性能需要的有效選擇。」
MIPS科技亞太區副總裁Mark Pittman表示:「數字設備的快速融合和IPTV、HD DVD、Blu-ray光盤和802.11n等新興消費市場的出現,推動了對高性能、低系統成本和低功耗的需求。74K內核系列以同類產品中最小的尺寸提供了極高的性能和功效,有助於客戶大大地縮短其設計週期,為市場帶來了新一代強大的MIPS-Based產品。」
創新的微架構:為提高性能而優化
MIPS科技通過設計針對嵌入式市場的先進微架構,優化了74K處理器內核,使其獲得突破性的性能和尺寸及功效。這一革命性的內核技術可與業界標準的24K、24KE和34K處理器軟件和系統接口兼容,有助於SoC設計師利用他們現有的硬件基礎設施。
先進的流水線設計最大限度地提高頻率和架構性能
與傳統的方式相比,74K內核採用了獨特的無序分發和非對稱雙發組合的17段流水線,有助於實現更高頻率、更高性能卻只需更小面積和功耗的解決方案。無序指令分發使74K內核比有序處理器可執行多個指令,顯著提高了性能和效率,甚至對現有二進制碼也是如此。高效執行現有二進制的能力,結合使用原先的MIPS處理器內核相同的系統接口,有助於74K內核系列的無縫升級。
增強的DSP特性有助於提高性能
74K內核還採用增強的DSP指令,能夠提高性能、降低功耗並在處理器中增加更多信號處理功能。MIPS DSP ASE修訂2中的附加DSP指令可消除許多音頻、視頻和VoIP應用對獨立DSP核的需求,從而減少芯片尺寸和系統成本並縮短設計週期。
74K內核結合了更高的頻率、雙發功能和增強的DSP指令,使各種DSP內部環路的速度比24KE內核提高了 60%。
74K內核的主要特性:
·高性能浮點單元
·兩條流水線支持非對稱雙發
·先進的分支預測
·3 個 256 入口分支歷史表
·8 個入口回程預測棧
·廣泛的低功耗時鐘選通:精細度、塊級、頂級
·支持 L2 高速緩存 —— 包括MIPS SOC-it L2高速緩存控制器
關於MIPS32 74K內核系列
74K內核系列包括兩款產品:74Kc基礎整數內核和74Kf內核,後者增加了完全符合IEEE 754規範的高性能浮點支持。這兩款74K內核都具有CorExtend功能,有助於SoC設計師增加其專有指令和緊密連接的硬件。
本篇發表於 未分類。將永久鏈結加入書籤。

發表留言